Commit History

Upphovsman SHA1 Meddelande Datum
  ChStepan 6c7b098590 Исправлена ошибка разрядности регистра, хранящего настройку количества ожидаемых дял приёма слов. Доработана логика сброса. Доработан тестбенч для топ модуля, отправляется большее количество слов. 2 år sedan
  zaytsev.mikhail 94b9c90c70 Merge branch 'Mikhail/feature_GpioCtrl' of zaytsev.mikhail/SB_TMSG44V1_FPGA into dev 2 år sedan
  Mihail Zaytsev 21a27399ea Написан модуль GpioCtrl. Написана документация. 2 år sedan
  Anatoliy Chigirinskiy 1edba3bae3 Merge branch 'dev' into Anatoliy/feature_FifoCtrl 2 år sedan
  Anatoliy Chigirinskiy 9feba035ee Исправлены ошибки в FifoCtrl и SpiM, дополнен тестбенч. 2 år sedan
  zaytsev.mikhail 2b79991e3c Merge branch 'Mikhail/feature_ClkGen' of zaytsev.mikhail/SB_TMSG44V1_FPGA into dev 2 år sedan
  Mihail Zaytsev 3333ec480a Добавлены сигналы lock на выходе Pll. Сигналы lock используются как сброс для делителей. Иправлено название пина Clk24Mhz_o. Исправлена документация. 2 år sedan
  Mihail Zaytsev 395bbadb1d Новый модуль ClkGen. Изменена структурная схема в части с ClkGen. Написана документация. 2 år sedan
  Anatoliy Chigirinskiy cce95a405e Merge branch 'dev' into Anatoliy/feature_FifoCtrl 2 år sedan
  Anatoliy Chigirinskiy 5b82ed464a Исправлена ошибка в SpiM. Добавлен модуль FifoCtrl. 2 år sedan
  ChStepan 8dab4dc036 Merge branch 'Mikhail/bug_PacketAnalyzer1MosiCntData' of zaytsev.mikhail/SB_TMSG44V1_FPGA into dev 2 år sedan
  Mihail Zaytsev bda127bec1 Merge branch 'dev' into Mikhail/bug_PacketAnalyzer1MosiCntData 2 år sedan
  Mihail Zaytsev b182a9aebd Исправлена работа модуля PacketAnalyzer1Mosi. Теперь не проиходит ложного декремента из cntData. 2 år sedan
  ChStepan ea00ceb575 Merge branch 'Stepan/feature_TopInterconnecions' of zaytsev.mikhail/SB_TMSG44V1_FPGA into dev 2 år sedan
  ChStepan 7ea5c94f37 Исправлены имена параметров в соответствии с правилами. Актуализирован TopSbTmsg, в него подключены уже написанные модули. Добавлен тестбенч для TopSbTmsg. 2 år sedan
  Mihail Zaytsev c668e2817a Обновлена таблица с протоколом. Добавлено описание формата данных для конечных устройств при режиме отгрузки 4Mosi. 2 år sedan
  Mihail Zaytsev ac097109f1 Изменена структурная схема. Сгруппированы модули. Добавлен GpioReadback. 2 år sedan
  ChStepan 1c151fbce7 Гит не реагирует на исправление имени файла. Исправляю через 2 комита. 2 år sedan
  ChStepan b90c112537 Гит не реагирует на исправление имени файла. Исправляю через 2 комита. 2 år sedan
  ChStepan 849540fa4e Merge branch 'Anatoliy/feature_SPIm' of zaytsev.mikhail/SB_TMSG44V1_FPGA into dev 2 år sedan
  Anatoliy Chigirinskiy 96c66ba61d Merge branch 'dev' into Anatoliy/feature_SPIm 2 år sedan
  Anatoliy Chigirinskiy dfe0e8805f Удалён временный файл. Отсылка к параметру вынесена в графу "Описание". 2 år sedan
  Mihail Zaytsev d70bc23cc7 Обновление структурной схемы. Добавлены сигнлы для FifoCtrl. Помечены зелёным написанные модули. Изменено дерево клоков. 2 år sedan
  Mihail Zaytsev 8e87c0d61c Добавлен excel файл с описанием протокола 2 år sedan
  Mihail Zaytsev 19ec38ef4a Добавлена структурная схема и шаблон модуля в репозиторий 2 år sedan
  zaytsev.mikhail c203d026f5 Merge branch 'Mikhail/feature_PacketAnalyzer1Mosi' of zaytsev.mikhail/SB_TMSG44V1_FPGA into dev 2 år sedan
  Anatoliy Chigirinskiy fb64a15e1f Merge branch 'dev' into Anatoliy/feature_SPIm 2 år sedan
  Anatoliy Chigirinskiy 6227065712 Изменено название папки 2 år sedan
  Anatoliy Chigirinskiy e161c19c76 Изменён do-файл 2 år sedan
  Anatoliy Chigirinskiy 288f1cab61 Изменены названия модулей, параметров. Из модуля SpiM убран флаг startFlag. В тестбенче реализована логика сравнения отправленных и принятых данных. 2 år sedan