SbTmsg.cst 5.9 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125
  1. //Copyright (C)2014-2024 Gowin Semiconductor Corporation.
  2. //All rights reserved.
  3. //File Title: Physical Constraints file
  4. //Tool Version: V1.9.9.03 (64-bit)
  5. //Part Number: GW1N-LV9PG256C6/I5
  6. //Device: GW1N-9
  7. //Created Time: Mon 09 16 11:02:59 2024
  8. IO_LOC "DataMax2870MixRf2_o" C1;
  9. IO_PORT "DataMax2870MixRf2_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  10. IO_LOC "ClkMax2870MixRf2_o" C2;
  11. IO_PORT "ClkMax2870MixRf2_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  12. IO_LOC "CsMax2870MixRf2_o" D2;
  13. IO_PORT "CsMax2870MixRf2_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  14. IO_LOC "DataRegRf2_o" F16;
  15. IO_PORT "DataRegRf2_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  16. IO_LOC "ClkRegRf2_o" E16;
  17. IO_PORT "ClkRegRf2_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  18. IO_LOC "CsRegRf2_o" F15;
  19. IO_PORT "CsRegRf2_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  20. IO_LOC "FpgaMosiAtt_o" C7;
  21. IO_PORT "FpgaMosiAtt_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  22. IO_LOC "FpgaClkAtt_o" B7;
  23. IO_PORT "FpgaClkAtt_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  24. IO_LOC "FpgaCsAtt_o" C8;
  25. IO_PORT "FpgaCsAtt_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  26. IO_LOC "AmDac2_mosi_o" B3;
  27. IO_PORT "AmDac2_mosi_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  28. IO_LOC "AmDac2Clk_o" A3;
  29. IO_PORT "AmDac2Clk_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  30. IO_LOC "AmDac2Cs_o" B4;
  31. IO_PORT "AmDac2Cs_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  32. IO_LOC "MosiPot_o" B5;
  33. IO_PORT "MosiPot_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  34. IO_LOC "ClkPot_o" A5;
  35. IO_PORT "ClkPot_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  36. IO_LOC "CsPot_o" A4;
  37. IO_PORT "CsPot_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  38. IO_LOC "MosiAd9912Fpga_o" R3;
  39. IO_PORT "MosiAd9912Fpga_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  40. IO_LOC "ClkAd9912Fpga_o" T2;
  41. IO_PORT "ClkAd9912Fpga_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  42. IO_LOC "CsAd9912Fpga_o" R4;
  43. IO_PORT "CsAd9912Fpga_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  44. IO_LOC "DataLmx94_o" G1;
  45. IO_PORT "DataLmx94_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  46. IO_LOC "ClkLmx94_o" G2;
  47. IO_PORT "ClkLmx94_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  48. IO_LOC "CsLmx94_o" F1;
  49. IO_PORT "CsLmx94_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  50. IO_LOC "FpgaAmCtrl_o" A15;
  51. IO_PORT "FpgaAmCtrl_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  52. IO_LOC "DdsSaw1Fpga_o" E1;
  53. IO_PORT "DdsSaw1Fpga_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  54. IO_LOC "GpioAdRfV2_o" C16;
  55. IO_PORT "GpioAdRfV2_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  56. IO_LOC "GpioAdRfV1_o" D15;
  57. IO_PORT "GpioAdRfV1_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  58. IO_LOC "RefOffsetCtrlFpga_o" P1;
  59. IO_PORT "RefOffsetCtrlFpga_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  60. IO_LOC "DdsSaw2Fpga_o" D1;
  61. IO_PORT "DdsSaw2Fpga_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  62. IO_LOC "DdsX2Fpga_o" R1;
  63. IO_PORT "DdsX2Fpga_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  64. IO_LOC "PllLoopCtrl_o" L1;
  65. IO_PORT "PllLoopCtrl_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  66. IO_LOC "PllSync_o" K2;
  67. IO_PORT "PllSync_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  68. IO_LOC "PllSyncCtrl_o" K1;
  69. IO_PORT "PllSyncCtrl_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  70. IO_LOC "PllVtuneCtrl_o" L2;
  71. IO_PORT "PllVtuneCtrl_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  72. IO_LOC "AmAlc1Fix_o" A2;
  73. IO_PORT "AmAlc1Fix_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  74. IO_LOC "SwCap1_o" A11;
  75. IO_PORT "SwCap1_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  76. IO_LOC "SwCap2_o" A14;
  77. IO_PORT "SwCap2_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  78. IO_LOC "SwCap3_o" A12;
  79. IO_PORT "SwCap3_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  80. IO_LOC "AmAlcSw_o" A10;
  81. IO_PORT "AmAlcSw_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  82. IO_LOC "SwCap4_o" A13;
  83. IO_PORT "SwCap4_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  84. IO_LOC "DdsSyncFpga_o" R6;
  85. IO_PORT "DdsSyncFpga_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  86. IO_LOC "DdsResetFpga_o" T5;
  87. IO_PORT "DdsResetFpga_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  88. IO_LOC "DdsSyncCtrlFpga_o" T6;
  89. IO_PORT "DdsSyncCtrlFpga_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  90. IO_LOC "CtrlAmSw3_o" J16;
  91. IO_PORT "CtrlAmSw3_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  92. IO_LOC "RfSw2_o" H16;
  93. IO_PORT "RfSw2_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  94. IO_LOC "RfSw1_o" G16;
  95. IO_PORT "RfSw1_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  96. IO_PORT "AnyFlag_o" IO_TYPE=LVCMOS33;
  97. IO_LOC "RfLd_o" R8;
  98. IO_PORT "RfLd_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  99. IO_LOC "I2cScl_o" K16;
  100. IO_PORT "I2cScl_o" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  101. IO_LOC "I2cSda_io" L16;
  102. IO_PORT "I2cSda_io" IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=8 BANK_VCCIO=3.3;
  103. IO_LOC "MisoLdLmx_i" F2;
  104. IO_PORT "MisoLdLmx_i" IO_TYPE=LVCMOS33 PULL_MODE=UP BANK_VCCIO=3.3;
  105. IO_LOC "Mosi3_i" T15;
  106. IO_PORT "Mosi3_i" IO_TYPE=LVCMOS33 PULL_MODE=UP BANK_VCCIO=3.3;
  107. IO_LOC "Mosi2_i" T14;
  108. IO_PORT "Mosi2_i" IO_TYPE=LVCMOS33 PULL_MODE=UP BANK_VCCIO=3.3;
  109. IO_LOC "Mosi1_io" T12;
  110. IO_PORT "Mosi1_io" IO_TYPE=LVCMOS33 PULL_MODE=UP BANK_VCCIO=3.3;
  111. IO_LOC "Mosi0_i" R12;
  112. IO_PORT "Mosi0_i" IO_TYPE=LVCMOS33 PULL_MODE=UP BANK_VCCIO=3.3;
  113. IO_LOC "Ss_i" T9;
  114. IO_PORT "Ss_i" IO_TYPE=LVCMOS33 PULL_MODE=UP BANK_VCCIO=3.3;
  115. IO_LOC "Sck_i" T13;
  116. IO_PORT "Sck_i" IO_TYPE=LVCMOS33 PULL_MODE=UP BANK_VCCIO=3.3;
  117. IO_LOC "Rst_i" R9;
  118. IO_PORT "Rst_i" IO_TYPE=LVCMOS33 PULL_MODE=UP BANK_VCCIO=3.3;
  119. IO_LOC "Clk_i" H11;
  120. IO_PORT "Clk_i" IO_TYPE=LVCMOS33 PULL_MODE=UP BANK_VCCIO=3.3;
  121. IO_LOC "MisoLdMax2870_i" B1;
  122. IO_PORT "MisoLdMax2870_i" IO_TYPE=LVCMOS33 PULL_MODE=UP BANK_VCCIO=3.3;
  123. IO_LOC "MisoDds_i" T3;
  124. IO_PORT "MisoDds_i" IO_TYPE=LVCMOS33 PULL_MODE=UP BANK_VCCIO=3.3;