Проект для FPGA GW1N-LV9PG256C6/I5 на плате SB_TMSG44v1.

Anatoliy Chigirinskiy 9163f58879 Перенёс проверку ParityBit после FIFO 11 tháng trước cách đây
MergingScript 84de0b00cf Добавил ParityCheck 11 tháng trước cách đây
docs 347a6d5d58 Обновил регистровую карту и назначение пинов для SB_TMSG44v2 1 năm trước cách đây
script ac7d8d8cf7 Ресет для врапперов генерируется в модуле InitRst. Для отладки скорость работы выходных устройств ограничена 5 МГц. В модуле InterfaceArbiter wordsNum адаптирован под обновившийся протокол. Изменена логика генерации PllVtuneCtrl в режиме 1Mosi. 1 năm trước cách đây
src 9163f58879 Перенёс проверку ParityBit после FIFO 11 tháng trước cách đây
.gitignore fabe6180da Добавил задержку для SpiM Lmx. 11 tháng trước cách đây
readme.md 7cd70281aa Внесены изменения в readme.md 2 năm trước cách đây

readme.md

SB_TMSG44V1_FPGA

Инструкция по разворачиванию проекта

  1. Склонировать репозиторий в удобную для вас папку.
    После клонирования путь к исходникам может выглядеть так: C:\Gowin\Projects_GOWIN\SB_TMSG44V1_FPGA

  2. Выйти из папки с исходниками на уровень выше и скопировать текущий путь
    Например: C:\Gowin\Projects_GOWIN

  3. Запустить консоль:
    C:\Gowin\Gowin_V1.9.9.01_x64\IDE\bin\gw_sh.exe

  4. Выполнить команду (обратить внимание на слеши):
    cd C:/Gowin/Projects_GOWIN

  5. Открыть скрипт в любом тектовом редакторе:
    C:\Gowin\Projects_GOWIN\SB_TMSG44V1_FPGA\script\recreate.tcl

  6. Скопировать весь текст скрипта в ренее открытую консоль gw_sh.exe.

  7. Готово! Должна появиться папка с проектом
    Например: C:\Gowin\Projects_GOWIN\SB_TMSG44V1_FPGA_PROJ\SB_TMSG44V1_FPGA\SB_TMSG44V1_FPGA.gprj